Lunar Lake

Lunar Lake
Description de l'image Intel@14nm@@Skylake@Skylake-X(LCC)@i7-7820X@SR3L5 DSC10138 (39836037882).jpg.
Informations générales
Production 2024
Concepteur Intel
Fabricant TSMC
Taille du cache
Niveau 1 112 ko (par P-core) :
(64 ko instructions + 48 ko données)
96 ko (par cluster de E-cores) :
(64 ko instructions + 32 ko données)
Niveau 2 2,5 Mo (par P-core)
4 Mo (par cluster de E-cores)
Niveau 3 3 Mo (par P-core)
3 Mo (par cluster de E-cores)

Spécifications physiques
Cœur Jusqu'à 8 coeurs :
(4 P-cores et 4 E-cores)
Processeur graphique Xe2-LPG
(Battlemage)
Architecture et classification
Architecture x86-64
Micro-architecture Lion Cove (P-core)
Skymont (E-core)

Produits, modèles, variantes
Marques Core Ultra
Variantes Arrow Lake (en)
Historique

Meteor Lake Panther Lake

modifier

Lunar Lake est le nom de code des prochains processeurs Core Ultra de la série 2 conçus par Intel, dont la sortie est prévue au second semestre 2024. Il devrait faire suite à Meteor Lake, qui a vu Intel passer du silicium monolithique à une conception MCM désagrégée. Meteor Lake était limité à des versions pour portables tandis qu’Arrow Lake comprend à la fois des processeurs de bureau et des processeurs pour portables montés sur socket.

Contexte

Le 24 mai 2024, les détails de l’architecture Lunar Lake ont été dévoilés lors de la présentation Computex d’Intel à Taïwan. Les noms SKU des processeurs Lunar Lake ou des détails tels que les fréquences d’horloge n’ont pas été annoncés[1].

Architecture

Lunar Lake est un SoC mobile à très faible consommation. Il succède aux processeurs Meteor Lake-U de 15 W, tandis qu’Arrow Lake remplace les processeurs Meteor Lake-H de milieu de gamme de 28 W. L’accent mis par Lunar Lake sur la faible consommation et l'efficacité cible les ordinateurs portables ultra-minces haut de gamme et les conceptions mobiles compactes. Intel a déclaré qu’avec Lunar Lake, il visait à « briser le mythe selon lequel [x86] ne peut pas être aussi efficace » qu’ARM[2].

Nœud de procédé

Lunar Lake est le premier processeur conçu par Intel où toutes les puces logiques sont entièrement fabriquées sur des nœuds externes sous-traités à TSMC. Une analyse de Goldman Sachs a indiqué qu’Intel dépenserait 5,6 milliards de dollars en 2024 et 9,7 milliards de dollars en 2025 pour sous-traiter à TSMC[3]. En mars 2024, le directeur financier d’Intel a admis lors d’un appel d’investissement que l’entreprise était « un peu plus lourde que nous ne le voulions en termes de fabrication de plaquettes externes par rapport à l’interne »[4]. Le mois suivant, Intel a révélé que son activité de fonderie avait enregistré une perte d’exploitation de 7 milliards de dollars en 2023[5].

Tuile de calcul

La "tuile" de calcul est la plus grande tuile de Lunar Lake. Ce dernier étend les fonctions de la tuile de calcul de Meteor Lake qui abritait uniquement les cœurs de processeur et le cache. Au lieu de cela, la tuile de calcul de Lunar Lake abrite les cœurs de processeur et leur cache, le GPU et le NPU. La génération précédente Meteor Lake utilisait le procédé Intel 4 sur sa tuile de calcul tandis que Lunar Lake passe au nœud N3B de TSMC[6]. N3B est le nœud 3 nm de première génération de TSMC avec des rendements inférieurs à ceux du nœud N3E mis à jour. La tuile de calcul de Lunar Lake devait à l’origine être construite sur le nœud 18A d’Intel[6]. Le procédé 18A ne fera pas ses débuts avant 2025 avec les processeurs mobiles Panther Lake et les processeurs pour serveurs Clearwater Forest. Lunar Lake partage les mêmes architectures de P-core Lion Cove et de E-core Skymont avec les processeurs de bureau et pour portables Arrow Lake.

Avec le P-core Lion Cove, Intel revendique une augmentation de l’IPC de 14 % en moyenne par rapport à Redwood Cove. Le multithreading simultané (SMT) a été supprimé des P-core Lion Cove d’Arrow Lake[7]. Le SMT a fait ses débuts dans un processeur Intel pour PC de bureau avec le Pentium 4 basé sur Northwood en 2002. Sa suppression dans Lion Cove marque la première fois depuis lors que SMT a été complètement supprimé d’une nouvelle architecture de cœur Intel x86-64 orientée performance plutôt que d’être simplement désactivé dans certains SKU Celeron et Pentium bas de gamme[note 1]. Le SMT, ou HyperThreading selon le terme marketing d'Intel, permet à un seul cœur de processeur physique avec 2 threads d’exécuter deux tâches simultanément. Au début des années 2000, le SMT était un moyen d’ajouter plus de threads de traitement aux processeurs double et quadruple cœur sans utiliser trop d’espace de puce. La suppression du SMT permet de réduire la surface physique de la puce du noyau. L’augmentation du nombre de threads de traitement avec un plus grand nombre de cœurs physiques peut compenser la suppression du SMT fournissant 2 threads par cœur[8]. La suppression du SMT par Intel permet d’économiser 15 % de surface de puce et fournit 5 % de performances par watt en plus[9]. Pour contrer la suppression de SMT, Intel a donné la priorité à l’exécution de plus d’instructions par cycle pour des performances monothread élevées plutôt qu’à une exécution parallèle. Le cache L2 par cœur pour Lion Cove est passé de 2 Mo à 2,5 Mo pour Redwood Cove. Lunar Lake est capable d’exercer un contrôle plus granulaire sur les fréquences d'horloge boost de Lion Cove. Les fréquences d'horloge boost de Lion Cove peuvent augmenter par incréments de 16,67 MHz plutôt que par incréments de 100 MHz[2].

Le groupe de 4 E-cores Skymont de Lunar Lake est situé sur une « île à faible puissance » séparée des P-cores. En conséquence, les E-cores ont leur propre cache L3 dédié non accessible aux P-cores plutôt que de rester sur une structure ringbus avec des P-cores. Intel revendique une augmentation forte de 68 % de l’IPC dans les E-cores Skymont par rapport à Crestmont[10]. Il y parvient avec l’inclusion de nouvelles ALU entières à 8 largeurs, doublés par rapport à Crestmont.

Processeur neuronal (NPU)

Le processeur neuronal (NPU) de Lunar Lake, qui effectue des opérations d’IA localement, dans le silicium plutôt que dans le cloud, a été mis à jour vers l’architecture « NPU 4 » d’Intel avec des vitesses d’horloge accrues. Intel affirme que Lunar Lake peut atteindre un total de 120 TOPS de performances dans les charges de travail d’IA, avec 48 TOPS provenant du NPU seul, tandis que 67 TOPS supplémentaires proviennent du GPU et 5 TOPS du CPU. Les 48 NPU TOPS dédiés de Lunar Lake répondent aux exigences de Microsoft pour les ordinateurs portables afin d’être certifiés en tant que PC Copilot+[11]. Microsoft a imposé 40 TOPS sur les performances NPU afin d’exécuter Copilot localement sur les PC Windows[12]. À titre de comparaison, le NPU des processeurs Meteor Lake et Arrow Lake est capable de produire 10 TOPS[13].

Processeur graphique (GPU)

Le GPU de Lunar Lake est doté de cœurs Xe2-LPG de deuxième génération basés sur l’architecture graphique Battlemage. L’architecture Battlemage a été lancée sur les processeurs mobiles Lunar Lake avant les cartes graphiques de bureau Arc. Il contient 8 cœurs Xe2-LPG qui partagent un cache L2 de 8 Mo. La tuile graphique est capable de fournir jusqu’à 67 TOPS de calcul en INT8 pour le traitement de l’IA[14]. Le moteur d’affichage dispose de 3 canaux d’affichage avec HDMI 2.1, DisplayPort 2.1 et une nouvelle connexion eDP 1.5[6].

Tuile du contrôleur de plate-forme

La petite tuile du contrôleur de plate-forme fournit des fonctions de sécurité et de connectivité d’E/S, y compris Wi-Fi 7, Thunderbolt 4, 4 voies PCIe 4.0 et 4 voies PCIe 5.0. La tuile du contrôleur de plate-forme de Lunar Lake utilise le même nœud N6 de TSMC que celui utilisé par les tuiles SoC de Meteor Lake et d'Arrow Lake[15]. La tuile du contrôleur de plate-forme de Lunar Lake ne possède pas les deux cœurs E dédiés à faible consommation équipant les tuiles SoC de Meteor Lake et d’Arrow Lake. Ce changement a été attribué aux gains d’efficacité énergétique de la tuile de calcul, passant du procédé Intel 4 au nœud N3B plus avancé de TSMC[16].

Mémoire

Lunar Lake dispose d’une mémoire LPDDR5X-8533 intégrée au boîtier, allant de 16 Go à 32 Go[17]. Cette mémoire dans le boîtier est une approche similaire à celle d’Apple avec ses SoC de la série M qui intègrent une mémoire LPDDR unifiée dans le boîtier à côté de la puce du processeur[18]. La mémoire intégrée au boîtier permet au processeur de bénéficier d’une bande passante mémoire plus élevée à une puissance plus faible et d’une latence réduite car la mémoire est physiquement proche du processeur. Intel affirme que la mémoire intégrée au boîtier de Lunar Lake a permis de réduire de 40 % la consommation d’énergie et « jusqu’à 250 millimètres carrés » d’espace[19]. De plus, la mémoire intégrée au boîtier du processeur signifie que l’empreinte physique globale du processeur dans les ordinateurs portables peut être réduite car la mémoire n’a pas besoin d’être placée sur une carte mère séparée avec sa propre solution de refroidissement. Un refroidissement moins complexe est nécessaire, ce qui signifie que les processeurs Lunar Lake peuvent plus facilement s’intégrer dans des solutions mobiles compactes à très faible consommation. L’inconvénient de la mémoire dans le boîtier de Lunar Lake est qu’elle n’est pas remplaçable par l’utilisateur ou mise à niveau vers des capacités supérieures à 32 Go avec des SO-DIMM[19]. En raison de l’inclusion de la mémoire dans le boîtier, 2 W supplémentaires sont ajoutés au TDP des processeurs Lunar Lake. Les processeurs Lunar Lake ont un TDP allant de 17 à 30 W par rapport aux TDP de 15 à 28 W des processeurs Meteor Lake-H.

Notes

  1. Le SMT était physiquement présent sur les architectures de coeur précédentes d'Intel telles que Sandy Bridge, Haswell et Skylake mais il était désactivé sur certains SKU bas de gamme Celeron et Pentium. Par exemple, Les coeurs Skylake Coffee Lake possédaient le SMT mais il était désactivé sur le Core i7-9700K avec 8 coeurs et 8 threads tandis que le Core i9-9900K avait 8 coeurs et 16 threads.

Références

  1. (en-GB) Matthew Wilson, « Computex 2024: Intel reveals Lunar Lake CPU details », sur KitGuru, (consulté le )
  2. a et b (en-GB) John Burek, « 'Lunar Lake' Explained: How Intel's Moonshot Mobile CPUs Will Escalate the AI Wars », sur PCMag, (consulté le )
  3. (en-US) Anton Shilov, « Intel To Spend $9.7 Billion On TSMC Outsourcing In 2025: Goldman Sachs », sur Tom's Hardware, (consulté le )
  4. (en-US) Nick Evanson, « Intel's chief financial officer admits the company is 'heavier than we want to be in terms of external wafer manufacturing' », sur PC Gamer, (consulté le )
  5. (en-US) Arsheeya Bajwa, « Intel slides as foundry business loss spotlights wide gap with rival TSMC », sur Reuters, (consulté le )
  6. a b et c (en-US) Mark Hachman, « Lunar Lake deep-dive: Intel's new laptop CPU is radically different », sur PCWorld, (consulté le )
  7. (en-US) Michael Crider, « Intel ditches hyperthreading for Lunar Lake CPUs », sur PCWorld, (consulté le )
  8. (en-GB) Michael Justin Allen Sexton, « Intel Dumping Hyper-Threading in Its Next-Gen Chips? That Could Be a Good Thing », sur PC Magazine, (consulté le )
  9. (en-US) « Intel Lunar Lake Technical Deep Dive - So many Revolutions in One Chip », sur TechPowerUp, (consulté le )
  10. (en-US) Paul Alcorn, « Intel unwraps Lunar Lake architecture: Up to 68% IPC gain for E-cores, 16% IPC gain for P-Cores », sur Tom's Hardware, (consulté le )
  11. (en-GB) Devindra Hardawar, « Intel officially unveils Lunar Lake, its Copilot+ AI PC chip », sur Engadget, (consulté le )
  12. (en-US) Paul Alcorn, « Intel confirms Microsoft's Copilot AI will soon run locally on PCs, next-gen AI PCs require 40 TOPS of NPU performance », sur Tom's Hardware, (consulté le )
  13. (en-US) Paul Alcorn, « Intel says Lunar Lake will have 100+ TOPS of AI performance — 45 TOPS from the NPU alone meets requirement for next-gen AI PCs », sur Tom's Hardware, (consulté le )
  14. (en-US) Sean Hollister, « This is Lunar Lake — Intel's utterly overhauled AI laptop chip that ditches memory sticks », sur The Verge, (consulté le )
  15. (en-US) Gavin Bonshor, « Intel Unveils Lunar Lake Architecture: New P and E cores, Xe2-LPG Graphics, New NPU 4 Brings More AI Performance », sur AnandTech,
  16. (en-US) « Intel's next-gen "Skymont" efficient core details leak out », sur VideoCardz, (consulté le )
  17. (en-US) Josh Norem, « Intel Lunar Lake Mobile Chips to Feature 16GB or 32GB of Embedded Memory », sur ExtremeTech, (consulté le )
  18. (en-US) Anton Shilov, « Intel Demos Meteor Lake CPU with On-Package LPDDR5X », sur Tom's Hardware,
  19. a et b (en-US) Michael Crider, « Intel's latest laptops get rid of replaceable memory », sur PCWorld, (consulté le )
v · m
Abandonnés
4 bits
Pré-x86 (8-bits)
x86-16 (16-bits)
x87 (FPU externes)
x86-32/IA-32 (32-bit)
x86-64/EM64T (64-bit)
RISC
EPIC (IA-64)
Autres
Actuels
x86-32
x86-64
Microarchitectures
  • icône décorative Portail de l’informatique